由CPU的INTR引脚上的中断请求信号引起的中断称为可屏蔽中断。
这种中断可以被CLI指令屏蔽。当中断接口电路中的中断屏蔽触发器未被屏蔽时,外设可通过中断接口发出中断申请。外设向CPU发出中断请求的时间是随机的,而CPU响应可屏蔽中断需满足如下条件:
(1)CPU必须处于开中断状态,即TF=1状态;
(2)系统中无总线请求;
(3)系统中无不可屏蔽中断请求;
(4)CPU执行完现行命令。
(简答题)
如何“屏蔽”可屏蔽中断?叙述CPU响应可屏蔽中断的过程。
正确答案
答案解析
略
相似试题
(简答题)
一个可屏蔽中断响应时,CPU要执行哪些读/写周期?对一个软件中断又如何?
(填空题)
当标志IF=1时,CPU()响应可屏蔽中断;当IF=0时,CPU()响应可屏蔽中断。
(单选题)
8086CPU响应可屏蔽中断时,CPU会()
(简答题)
CPU满足什么条件能够响应可屏蔽中断?
(单选题)
8086CPU响应一个可屏蔽中断的条件是()。
(单选题)
8086CPU响应单个可屏蔽中断的条件是()。
(简答题)
试说明8088CPU可屏蔽中断的响应过程。
(简答题)
CPU响应INTR可屏蔽中断的条件是什么?
(单选题)
8088/8086CPU响应一个可屏蔽硬件中断的条件是()。