根据存储芯片地址线数量计算公式
K.log2(1024*1024*32)= log2(225)=25,即需要25根地址线。但是,由于DRAM芯片的地址采用分时输入的方法,所以实际需要的地址线只有理论值的一半,此处为13根。数据线8根。
(简答题)
32M×8b的DRAM芯片,其外部数据线和地址线为多少条?
正确答案
答案解析
略
相似试题
(简答题)
巳知一个DRAM芯片外部引脚信号中有4根数据线,7根地址线,计算它的容量。
(简答题)
巳知一个DRAM芯片外部引脚信号中有4条数据线,7条地址线,计算它的容量。
(单选题)
某DRAM芯片,其存储容量为2K×8位,该芯片的地址线和数据线数目为()。
(单选题)
某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为()
(简答题)
“4K×4位”DRAM芯片有几根地址线?有几根数据线(不考虑输入/输出分别缓冲)?
(简答题)
已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?
(简答题)
下列RAM芯片各需多少条地址线进行寻址?多少条数据线? (1)512*4b (2)2K*1b (3)1K*8b (4)256K*4b
(判断题)
DRAM芯片的读写速度比SRAM芯片慢。()
(单选题)
8086CPU芯片的外部引线中,数据线的条数为()