(简答题)
基于原理图输入方式,用D触发器构成按循环码(000->001->011->111->101->100->000)规律工作的六进制同步计数器。
正确答案
答案解析
略
相似试题
(简答题)
图是一个自循环移位寄存器逻辑图,触发器初始状态为100,在CP端连续输入6个时钟脉冲,用表格形式列出在6个时钟脉冲作用下3个触发器的状态变化。
(简答题)
※由TTL触发器构成的电路及输入信号波形如图所示,画出Q0、Q1的波形图。(设各触发器的初始状态为0)
(简答题)
用原理图输入方式设计一个7人表决电路(用4位二进制全加器),参加表决者7人,同意为1,不同意为0,同意者过半则表决通过,绿指示灯亮;表决不通过则红指示灯亮。
(简答题)
请设计一个序列信号发生器,该电路能在时钟信号CP作用下,周期性输出“110010”的串行序列信号;要求采用最小风险方法设计;采用D触发器和必要门电路实现并画出电路原理图。
(单选题)
对于D触发器,欲使Qn+1=Qn,应使输入D=()
(简答题)
图示为一个由D触发器组成的四位右移寄存器。4位待存的数码(1010)需要用移位脉冲CP全部移入寄存器。 (1)试说明其工作原理。 (2)将4位待存的数码(1010)全部移入寄存器,需要用几个移位脉冲?
(填空题)
D触发器的输入端子有()个,具有置0和置1的功能。
(填空题)
对于D触发器,若现态Qn=0,要使次态Qn+1=0,则输入D=()
(判断题)
同步D触发器在CP=1期间,D端输入信号变化时,对输出Q端没有影响。