首页学历类考试大学计算机科学
(填空题)

一个16K×32位的存储器,地址线和数据线的总和是()

正确答案

来源:www.examk.com

答案解析

相似试题

  • (简答题)

    一个容量为16K×32位的存储器,其地址线和数据线的总和是多少?当选用下列不同规格的存储芯片时,各需要多少片? 1K×4位,2K×8位,4K×4位,16K×1位,4K×8位,8K×8位

    答案解析

  • (填空题)

    一个16K×16位的存储器,地址线和数据线的总和是()

    答案解析

  • (简答题)

    用16K×16位的SRAM芯片构成64K×32位的存储器。要求画出该存储器的组成逻辑框图。

    答案解析

  • (单选题)

    用2K×4位的RAM芯片组成16K字节的存储器,共需RAM芯片和片选地址分别为()

    答案解析

  • (填空题)

    一个512KB的存储器,地址线和数据线的总和是()

    答案解析

  • (简答题)

    若用4K×1位的RAM芯片组成16K×8位的存储器,需要多少芯片?A19~A0地址线中哪些参与片内寻址?哪些作为芯片组的片选信号?

    答案解析

  • (简答题)

    某微机系统的存储器地址空间为A8000H—CFFFH,若采用单片容量为16K×1位的SRAM芯片,问:系统存储容量为多少?组成该存储系统共需该类芯片多少?整个系统芯片组应为多少?

    答案解析

  • (简答题)

    考虑以下两种总线:总线1是64位数据和地址复用的总线。能在一个时钟周期中传输一个64位的数据或地址。任何一个读写操作总是先用一个时钟周期传送地址,然后有2个时钟周期的延迟,从第四时钟周期开始,存储器系统以每个时钟2个字的速度传送,最多传送8个字。总线2是分离的32位地址和32位数据的总线。读操作包括:一个时钟周期传送地址,2个时钟周期延迟,从第四周期开始,存储器系统以每时钟1个字的速度传输最多8个字。对于写操作,在第一个时钟周期内第一个数据字与地址一起传输,经过2个时钟周期的延迟后,以每个时钟1个字的速度最多传输7个余下的数据字。假定进行60%的读操作和40%的写操作。在以下两种情况下,求这两种总线和存储器能提供的带宽。 ①只进行单数据字的传输。 ②所有的传输都是8个字的数据块。

    答案解析

  • (简答题)

    有一个32位的地址指针907AH:58DCH存放在从016A0H开始的存储器中,试画出它们的存放示意图。

    答案解析

快考试在线搜题