(简答题)
集成十进制计数器74LS160逻辑符号如图,Q3为最高位,Q0为最低位。试用两片74LS160构成100进制计数器,在已有的符号图上画出电路连线图。(74LS160功能表如下图所示)。
正确答案
答案解析
略
相似试题
(简答题)
试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。
(简答题)
试用74LS190异步置数功能构成一个七进制计数器。
(判断题)
利用一个74LS90可以构成一个十二进制的计数器。
(简答题)
用计数器74LS160芯片和与非门接成计数长度为41的计数器,采用同步级联,异步清零端设计。
(简答题)
用集成译码器74LS138和4输入与非门实现表2所示真值表的逻辑功能。先写出逻辑表达式,再画出逻辑电路图。
(简答题)
试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求: (1)写出表达式的转换过程; (2)在给定的逻辑符号图上完成最终电路图。
(简答题)
下图所示电路是用CB7520和同步十六进制计数器74LS161组成的波形发生器电路。已知CB7520的VREF=-10V,试画出输出电压vO的波形,并标出波形图上各点电压的幅度。
(填空题)
74LS147是()线—4线的集成优先编码器;74LS148芯片是8线—3线的集成优先编码器。
(单选题)
74LS系列TTL集成电路()