(简答题)
用3线-8线译码器74HC138和门电路产生如下函数。用8选1数据选择器74HC151实现函数Y2。
正确答案
答案解析
略
相似试题
(简答题)
试用16片2114(1024×4位的RAM)和3线﹣8线译码器74HC138组成8K×8位的RAM。
(单选题)
3线—8线译码器74HC138,当片选信号S1S2′S3′为()时,芯片被选通。
(简答题)
3线-8线译码器74LS138构成的电路如图所示,A、B、C为输入变量。试写出输出函数Y的最简与-或表达式,列出真值表,描述此电路的逻辑功能。
(简答题)
试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求: (1)写出表达式的转换过程; (2)在给定的逻辑符号图上完成最终电路图。
(单选题)
在8线-3线优先编码器74HC148中,扩展端EXY 的低电平输出信号表示()
(单选题)
8线—3线优先编码器74HC148输入端I1’、I5’同时有效时输出二进制数为 ()
(单选题)
3线-8线译码器74LS138处于译码状态时,当输入A2A1A0=110时,输出 Yˊ7∽Yˊ0=()
(填空题)
74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为()。
(简答题)
设计一个多数表决电路,要求A、B、C三人中只要半数以上同意,则决议就能通过,但A有否决权,即只要A不同意,即使多数人同意,决议也不能通过。 (1)用与非门设计 (2)用三线-八线译码器74LS138和与非门设计。 (3)用八选一数据选择器设计