(简答题)
8086CPU内部的总线接口单元(BIU)由那些功能部件组成?他们的基本操作原理是什么?
正确答案
8086CPU的BIU由指令队列缓冲器 地址加法器和段寄存器与16位指令指针(IP)组成。指令队列缓冲器是暂存计算机即将要执行的指令的机器码。地址加法器用于执行“段加偏值”的寻址机制,既完成段基址加偏移地址的操作。段寄存器(CS,DS,SS,ES)存放16位段地址(简称段值),用于地址加法器中左移生成20位的段起始地址(简称段基址)。IP具有自动加一的功能,在执行程序执行时指向下一条指令(字节)的偏移地址。
答案解析
略
相似试题
(填空题)
8086CPU中总线接口单元BIU内由()个16位的段寄存器。
(简答题)
什么叫微处理器的并行操作方式?如何理解8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?
(简答题)
什么叫微处理器的并行操作方式?为什么8086CPU具有并行操作的功能?在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?
(简答题)
8086的总线接口单元(BIU)由哪几部分组成?
(填空题)
为了提高程序的执行速度,充分使用总线,8086CPU内部被设计成总线接口单元和()两个独立的功能部件。
(简答题)
8086CPU内部结构中,BIU是指什么?
(填空题)
8086CPU内部结构中,BIU是指(),EU是指()。
(填空题)
8086/8088CPU执行指令中所需操作数地址由EU计算出16位偏移量部分送BIU,由BIU最后形成一个()位的内存单元物理地址。
(填空题)
8086/8088CPU执行指令中所需操作数地址由()计算出()位偏移量部分送BIU,由()最后形成一个()位的内存单元物理地址。