对于PC总线输出低电平信号而言,负载能力是指当它吸收了规定电流时,仍然保持逻辑低电平。
A对
B错
正确答案
答案解析
相似试题
(判断题)
对于PC总线输出高电平信号而言,负载能力是指由信号源吸收负载的输入电流。
(填空题)
PC总线中,为低电平时,表明CPU对端口进行()操作
(简答题)
现有A/D变换器、8255及8254构成的数据采集系统如图所示。用8255A口、B口读入转换结果,PC0输入转换结束信号“忙”, PC5控制启动转换引脚START,PC5初始为低电平。PC6控制A/D转换结果输出引脚OE,PC6初始为低电平;而PC7则控制一发光二极管显示,PC7初始为低电平。8254用于控制采样频率。请回答下列问题。 (1)74LS138起什么作用 (2)图中/IOR和/IOW是什么,起什么作用 (3)写出8255、8254各端口地址 (4)编制8255初始化程序
(简答题)
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】
(简答题)
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】
(简答题)
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】
(简答题)
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】
(简答题)
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】
(单选题)
8255A工作在方式1的输出时,信号的低电平表示()。